Computer prosessorer bruker Random Access Memory til å lagre data som det trenger rask tilgang til. Kjørende programmer og resultatene av beregningene er alle lagret i RAM , slik at datamaskinen ikke trenger å involvere seg med lange leser fra harddisken for hver data forespørsel. Imidlertid er tilgang til data på RAM ikke momentant : dataingeniører beregne selv den minste forsinkelse i tid når du arbeider med memory access . Fire typiske begreper som brukes til å diskutere minne latency er CAS-latency , Row Adresse til Column Address Delay, Row Pre - Ladetid , og Row Active Time . CAS Latency
Minne i RAM arrangerer seg i en matrise eller en todimensjonal matrise med kolonner og rader . Når du forsøker å få data fra RAM , setter kontrolleren en adresse til raden av minnet. Så blir et kolonne -adresse skrives . Den CAS- signalet aktiveres av kontrollenheten til å få tilgang til denne kolonne . Etter dette er det noen datamaskin klokke sykluser skje før data tilbake til kontrolleren . Antallet klokke sykluser i denne perioden er den Column Address Strobe ( CAS ) Latency .
Row Adresse til Column Address Delay
Siden RAM er bestilt av rader og kolonner , må et eget signal oppstå for både rader og kolonner. Dette er noe som ligner på en database rutenett , eller et Excel-regneark : For å finne ut hva som bor i en celle, må du først sjekke raden og deretter sjekke kolonnen. The Row Adresse til kolonne Adresse Delay representerer nettopp det: . Tiden mellom når en prosessor eller minne kontrolleren går inn i en rad adresse og da går kontrollenheten kolonneadresse
Row Pre -charge Tid
etter en memory access drift av minne kontrolleren , en viss tid vil eksistere der kontrolleren ikke kan velge en annen rad . Dette inkluderer tid til å velge en rad, Row Adresse til kolonne Adresse Delay, og CAS Latency . Denne gangen , kalt Row Pre - Ladetid , er kortest mulig tid for å velge en ny rad fra en tidligere minne operasjon .
Row Activation Tid
Etter Row Pre - Ladetid er Row Activation Time. Denne tid representerer tiden mellom en rad tilgang i en operasjon fra raden tilgang i den neste operasjon . Dette ventetid er forskjellig fra Row Pre - Charge i at dette er tiden ETTER rad er valgt, og minnet kontrolleren kan faktisk få tilgang på rad verdi. The Row Activation Tid omfatter summen av CAS Latency , Row Adresse til Column Address Delay, og Row Pre - Ladetid .